圖1所示電路可以實(shí)現(xiàn)兩個(gè)輸入電壓vs1、vs2相減,在理想情況下,電路存在虛短和虛斷,所以有vi=0,ii=0,由此得下列方程式:
及
由于vn=vp,可以求出
若取 ,則上式簡(jiǎn)化為
即輸出電壓vo與兩輸入電壓之差(vs2–vs2)成比例,其實(shí)質(zhì)是用差分式放大電路實(shí)現(xiàn)減法功能。
差分式放大電路的缺點(diǎn)是存在共模輸入電壓。因此為保證運(yùn)算精度應(yīng)當(dāng)選擇共模抑制比較高的集成運(yùn)放。差分式放大電路也廣泛應(yīng)用于檢測(cè)儀器中,可以用多個(gè)集成運(yùn)放構(gòu)成性能更好的差分式放大電路。